×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
清华大学 [5]
计算技术研究所 [4]
北京航空航天大学 [1]
中国科学院大学 [1]
湖南大学 [1]
软件研究所 [1]
更多...
内容类型
期刊论文 [11]
会议论文 [1]
学位论文 [1]
发表日期
2018 [1]
2017 [1]
2015 [3]
2010 [7]
2009 [1]
学科主题
计算机系统结构 [1]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共13条,第1-10条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
A Low Overhead In-Network Data Compressor for the Memory Hierarchy of Chip Multiprocessors
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2018, 卷号: 37, 期号: 6, 页码: 1265-1277
作者:
Wang, Ying
;
Li, Huawei
;
Han, Yinhe
;
Li, Xiaowei
收藏
  |  
浏览/下载:35/0
  |  
提交时间:2019/12/10
Cache
chip multiprocessor (CMP)
compression
memory hierarchy
network-on-chip (NoC)
Energy-Aware Data Allocation With Hybrid Memory for Mobile Cloud Systems
期刊论文
IEEE SYSTEMS JOURNAL, 2017, 卷号: 11, 页码: 813-822
作者:
Qiu, Meikang
;
Chen, Zhi
;
Ming, Zhong
;
Qin, Xiao
;
Niu, Jianwei
收藏
  |  
浏览/下载:2/0
  |  
提交时间:2019/12/30
Chip multiprocessor (CMP)
data allocation
hybrid memory
magnetic RAM (MRAM)
mobile cloud
scratchpad memory (SPM)
zero-capacitor RAM (Z-RAM)
Data Remapping for Static NUCA in Degradable Chip Multiprocessors
期刊论文
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2015, 卷号: 23, 期号: 5, 页码: 879-892
作者:
Wang, Ying
;
Zhang, Lei
;
Han, Yin-He
;
Li, Hua-Wei
;
Li, Xiaowei
收藏
  |  
浏览/下载:18/0
  |  
提交时间:2019/12/13
Chip multiprocessor (CMP)
fault tolerant
network-on-chip (NoC)
nonuniform cache architecture (NUCA)
片上光互连网络关键技术的研究
学位论文
北京: 中国科学院研究生院, 2015
作者:
陆超
收藏
  |  
浏览/下载:35/0
  |  
提交时间:2016/01/25
片上网络,片上光互连,光电混合网络,维序路由,流量预测,自适应合并,cache一致性
Minimizing write operation for multi-dimensional DSP applications via a two-level partition technique with complete memory latency hiding
期刊论文
Journal of Systems Architecture, 2015, 卷号: Vol.61 No.2, 页码: 112-126
作者:
Wang, Yan
;
Li, Kenli
;
Li, Keqin
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2019/12/31
Chip multiprocessor (CMP)
Memory latency
Multi-dimensional DSP application
Partition technique
Schedule length
Scratchpad memory (SPM)
Write operation
Performance-asymmetry-aware scheduling for chip multiprocessors with static core coupling
期刊论文
Journal of systems architecture, 2010, 卷号: 56, 期号: 10, 页码: 534-542
作者:
Dong, Jianbo
;
Zhang, Lei
;
Han, Yinhe
;
Yan, Guihai
;
Li, Xiaowei
收藏
  |  
浏览/下载:25/0
  |  
提交时间:2019/05/10
Process variation
Thread-level redundancy
Chip multiprocessor
Scheduling
Performance-asymmetry-aware scheduling for Chip Multiprocessors with static core coupling
期刊论文
JOURNAL OF SYSTEMS ARCHITECTURE, 2010, 卷号: 56, 期号: 10, 页码: 534-542
作者:
Dong, Jianbo
;
Zhang, Lei
;
Han, Yinhe
;
Yan, Guihai
;
Li, Xiaowei
收藏
  |  
浏览/下载:17/0
  |  
提交时间:2019/12/16
Process variation
Thread-level redundancy
Chip Multiprocessor
Scheduling
单芯片多处理器结构功耗评估方法研究
期刊论文
2010, 2010
赵新源
;
郭松柳
;
汪东升
;
ZHAO Xin-yuan
;
GUO Song-liu
;
WANG Dong-sheng
收藏
  |  
浏览/下载:4/0
可交换数据Cache结构的CMP:EDCA-CMP
期刊论文
2010, 2010
陈建党
;
郭松柳
;
王海霞
;
汪东升
;
CHEN Jian-dang
;
GUO Song-liu
;
WANG Hai-xia
;
WANG Dong-sheng
收藏
  |  
浏览/下载:1/0
片上多处理器的层次化高速测试和验证技术
期刊论文
2010, 2010
郭松柳
;
汪东升
;
姚文斌
;
GUO Song-liu
;
WANG Dong-sheng
;
YAO Wen-bin
收藏
  |  
浏览/下载:2/0
©版权所有 ©2017 CSpace - Powered by
CSpace