×
验证码:
换一张
忘记密码?
记住我
CORC
首页
科研机构
检索
知识图谱
申请加入
托管服务
登录
注册
在结果中检索
科研机构
计算技术研究所 [4]
内容类型
期刊论文 [4]
发表日期
2019 [1]
2016 [1]
2007 [2]
×
知识图谱
CORC
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共4条,第1-4条
帮助
限定条件
专题:计算技术研究所
第一署名单位
第一作者单位
通讯作者单位
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
Hierarchical Hybrid Memory Management in OS for Tiered Memory Systems
期刊论文
IEEE TRANSACTIONS ON PARALLEL AND DISTRIBUTED SYSTEMS, 2019, 卷号: 30, 期号: 10, 页码: 2223-2236
作者:
Liu, Lei
;
Yang, Shengjie
;
Peng, Lu
;
Li, Xinyu
收藏
  |  
浏览/下载:61/0
  |  
提交时间:2019/12/10
Memory
DRAM
NVM
operating system
scheduling
Design and Evaluation of the Optimal Cache Allocation for Content-Centric Networking
期刊论文
IEEE TRANSACTIONS ON COMPUTERS, 2016, 卷号: 65, 期号: 1, 页码: 95-107
作者:
Wang, Yonggong
;
Li, Zhenyu
;
Tyson, Gareth
;
Uhlig, Steve
;
Xie, Gaogang
收藏
  |  
浏览/下载:19/0
  |  
提交时间:2019/12/13
Cache allocation
CCN
on-path
optimization
centrality
Implementing a 1GHz Four-Issue Out-of-Order Execution Microprocessor in a Standard Cell ASIC Methodology
期刊论文
Journal of Computer Science and Technology, 2007, 卷号: 22, 期号: 1, 页码: 1
作者:
Elio Guidetti
;
Wei-Wu Hu(胡伟武)
;
Ji-Ye Zhao(赵继业)
;
Shi-Qiang Zhong(钟石强)
;
Xu Yang(杨旭)
收藏
  |  
浏览/下载:10/0
  |  
提交时间:2010/11/02
General-purpose Processor
Superscalar Pipeline
Out-of-order Execution
Non-blocking Cache
Physical Design
Synthesis Flow
Bit-sliced Placement
Implementing a 1GHz four-issue out-of-order execution microprocessor in a standard cell ASIC methodology
期刊论文
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2007, 卷号: 22, 期号: 1, 页码: 1-14
作者:
Hu, Wei-Wu
;
Zhao, Ji-Ye
;
Zhong, Shi-Qiang
;
Yang, Xu
;
Guidetti, Elio
收藏
  |  
浏览/下载:12/0
  |  
提交时间:2019/12/16
general-purpose processor
superscalar pipeline
out-of-order execution
non-blocking cache
physical design
synthesis flow
bit-sliced placement
crafted cell
performance evaluation
©版权所有 ©2017 CSpace - Powered by
CSpace