能灵活配置时钟频率的数字低电平控制处理器
赵玉彬; 郑湘; 张志刚; 徐凯; 赵申杰; 刘建飞; 赵振堂
2016-11-23
著作权人中国科学院上海应用物理研究所
专利号CN106155973A
国家中国
文献子类发明专利
英文摘要

本发明提供一种能灵活配置时钟频率的数字低电平控制处理器,包括:多路高速模拟数字转换通道、多路高速数字模拟转换通道、多路数字输出端口、数字信号处理芯片和时钟分配系统。时钟分配系统用于向数字信号处理芯片提供时钟信号,时钟分配系统包括:时钟分配芯片,用于根据输入参考信号和时钟分配芯片寄存器的配置参数向数字信号处理芯片发送时钟信号;和CPLD芯片,用于设置配置参数并存储配置参数。本发明的一种能灵活配置时钟频率的数字低电平控制处理器集成寄存器参数自动回复功能和多路扇出功能的时钟分配单元、集成多路高速模拟数字转换通道、两路高速数字模拟转换通道和多路数字输出端口,具有尺寸小、稳定可靠、经济和维护便利的优点。

公开日期2016-11-23
申请日期2016-07-26
语种中文
内容类型专利
源URL[http://ir.sinap.ac.cn/handle/331007/33651]  
专题上海应用物理研究所_中科院上海应用物理研究所2011-2017年
推荐引用方式
GB/T 7714
赵玉彬,郑湘,张志刚,等. 能灵活配置时钟频率的数字低电平控制处理器. CN106155973A. 2016-11-23.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace