题名基于VLIW媒体处理器的寄存器堆全定制设计
作者刘岩
学位类别博士
答辩日期2005
授予单位中国科学院声学研究所
授予地点中国科学院声学研究所
关键词寄存器堆 媒体处理器 全定制设计 验证 测试
中文摘要本文的工作是国家"九七三"重点基础研究发展规划项目",向功能可重组结构的DSP&CPU芯片及其软件的基础研究"(G19990329)的一部分,主要侧重于完成芯片寄存器堆DSIRF的全定制设计。论文针对芯片的性能要求,提出了DSI"的设计要求;全面阐述了寄存器堆的各个电路组成部分;详细分析了寄存器堆各种内核结构,提出了一种改进的内核电路;对目前寄存器堆译码电路设计给出了系统的设计说明;从速度、功耗和电路设计等方面对比分析了寄存器堆的两种工作模式:电流模式和电压模式;改进了传统寄存器堆的输入输出电路,明显提高了寄存器堆的读写速度;提出了一种较为科学的寄存器堆版图设计的布局布线方法;详细分析了寄存器堆版图设计中存在的寄生参数、串扰噪声、电源规划等问题,并加以改进;完成了满足设计要求的DSI孙寄存器堆的仿真验证,给出了详细的时间、面积、功耗等性能参数;给出了与寄存器堆测试相关的故障模型分析、基于周围逻辑扫描链的寄存器堆测试方案和一些相关的测试算法;论文最后对深亚微米下寄存器堆存在的动态功耗和静态功耗做了定性分析,提出了一种新的SRAM内核结构,希望能够借此结构降低寄存器堆的动态和静态功耗。
英文摘要The research work in this dissertation is a part of the "973" National Basic Research Program (Gl 9990329), which emphasizes particularly on full custom design of register file named "DSIRF". The register file's design specification is proposed first, aiming at the performance need of the whole chip. Then the register file's structure is expatiated, which includes the cell, decoder and input-output circuit. By analyzing the current mode and voltage mode, an improved circuit is implemented. A method for layout and routing is developed for reducing parasitic parameter. After design and simulation, the register file's area, timing and power dissipation are presented. In the end, the register file's test strategy is discussed, and a new SRAM cell structure is put forward to reduce the dynamic and static power dissipation in deep sub-micron technology.
语种中文
公开日期2011-05-07
页码62
内容类型学位论文
源URL[http://159.226.59.140/handle/311008/996]  
专题声学研究所_声学所博硕士学位论文_1981-2009博硕士学位论文
推荐引用方式
GB/T 7714
刘岩. 基于VLIW媒体处理器的寄存器堆全定制设计[D]. 中国科学院声学研究所. 中国科学院声学研究所. 2005.
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace