CORC  > 清华大学
H.264去块效应滤波器的算法设计与电路实现
杨晨 ; 李树国 ; YANG Chen ; LI Shuguo
2010-06-09 ; 2010-06-09
关键词集成电路设计 去块效应滤波 并行执行 integrated circuit design deblocking filter parallel execution TN713
其他题名Algorithm and circuit design for H.264 deblocking filter
中文摘要H.264视频编码标准的去块效应滤波器在改善视频主观质量的同时,也引入了巨大的计算量。为了得到一个高处理能力和低电路规模的去块效应滤波器,提出一种将对外部存储器的读写操作与滤波计算并行执行的滤波算法,并给出了该算法的电路结构。基于0.18μm的工艺,用Verilog语言对该算法和结构进行了实现。结果表明,综合后电路的关键路径最大时延为7 ns,电路规模低于1.65万门,能够以111.7帧/s的帧率对1 280×720分辨率的图像进行滤波处理。与现有的设计相比,本设计节省了32.5%的面积,同时提高了79.3%的处理能力。; The deblocking filter in the H.264 video coding standard can improve video quality but with huge computational complexity.A high performance,small area deblocking filter was designed based on a deblocking algorithm,which executes read/write operations on external memory with filtering computations in parallel based on an advanced filtering order.The circuit was implemented in 0.18 μm process by Verilog.The results show that it can achieve 111.7 frame/s for 1 280×720 resolution video at 140 MHz with an area of no more than 16.5×103 gates.The design has 32.5% less area and 79.3% better performance than other deblocking filters.; 国家自然科学基金资助项目(60276016,60476015); 国家“八六三”高技术项目(2006AA01Z418); 部委基金资助项目(GJ0061)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/57031]  
专题清华大学
推荐引用方式
GB/T 7714
杨晨,李树国,YANG Chen,等. H.264去块效应滤波器的算法设计与电路实现[J],2010, 2010.
APA 杨晨,李树国,YANG Chen,&LI Shuguo.(2010).H.264去块效应滤波器的算法设计与电路实现..
MLA 杨晨,et al."H.264去块效应滤波器的算法设计与电路实现".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace