CORC  > 清华大学
一种通用嵌入式SRAMIP编译器的设计
徐翌 ; 高志强 ; 贺祥庆 ; XU Yi ; GAO Zhi-qiang ; HE Xiang-qing
2010-06-09 ; 2010-06-09
关键词SRAM IP模型 编译器 通用性 SRAM IP model Compiler Flexibility TP314
其他题名Flexible Embedded SRAM IP Compiler
中文摘要静态随机存储器(SRAM)编译器是一种能够根据用户不同需求,产生相应的SRAM IP核的硅编译器。提出了一种高性能、通用SRAM编译器的设计方法。这种编译器的思想是设计一种物理模块描述语言,根据描述,完成模块的拼接。这种方法使编译器软件本身与物理模块无关,因此可适用于不同的制造工艺。实验结果表明,这种编译器在支持大容量可编译范围的情况下,可以生成相对高性能的SRAM IP。; A high performance and flexible SRAM compiler was proposed,in which block assembly techniques with uniform physical data syntax were used.This encapsulates the compiler from low level module information.Hence it is self-adaptive to migration of technology nodes.Experimental results show that this compiler can generate a wide capacity range of SRAM's with relatively high performance.; 国家高技术研究发展计划资助项目——超大规模集成电路设计专项(2002AA1Z1150); 北京市科技计划资助项目(D0305004040221)
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/56953]  
专题清华大学
推荐引用方式
GB/T 7714
徐翌,高志强,贺祥庆,等. 一种通用嵌入式SRAMIP编译器的设计[J],2010, 2010.
APA 徐翌,高志强,贺祥庆,XU Yi,GAO Zhi-qiang,&HE Xiang-qing.(2010).一种通用嵌入式SRAMIP编译器的设计..
MLA 徐翌,et al."一种通用嵌入式SRAMIP编译器的设计".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace