CORC  > 清华大学
高速并行FIR滤波器的FPGA实现
张维良 ; 张彧 ; 杨再初 ; 杨知行 ; ZHANG Wei-liang ; ZHANG Yu ; YANG Zai-chu ; YANG Zhi-xing
2010-06-09 ; 2010-06-09
关键词可编程逻辑阵列 有限脉冲响应滤波器 多相滤波器 经典符号数 field programmable gate array finite impulse response filter polyphase filter canonical signed digit TN713
其他题名FPGA implementation of high speed parallel FIR filters
中文摘要提出了一种基于多相滤波器的并行有限脉冲响应(finite impulse response,FIR)滤波器结构,可以有效提高滤波器运算的吞吐率,与传统的串行滤波器结构比,并行滤波器运算速度可以提高L倍,其中L为并行的路数,并且运算延迟小。首先从理论上分析了基于多相滤波器的并行滤波原理,并以八路并行为例,对FIR滤波运算做了浮点仿真验证。然后用经典符号数表示以及优化定点滤波器系数,并针对滤波器系数设计了流水线结构。最后在Altera的Stratix II系列芯片上实现了定点并行滤波器。可编程逻辑阵列(field programmable gatearray,FPGA)编译以及下载测试结果表明,该滤波器仅占用少量的资源,其等效吞吐率可以达到2 GHz。; Based on polyphase decomposition,a novel finite impulse response(FIR) filter structure is proposed,which increases the running speed by L times compared with the serial FIR filter,where L is the number of subfilters,and the parallel FIR filter only introduces very small delay.Firstly the theoretical foundation of parallel FIR filters is analyzed.An example of the floating point parallel 8-channel FIR filter is given to verify the algorithm.Then a fixed point parallel FIR filter is designed,which has optimum canonical signed digits(CSD) coefficients.Each subfilter is also pipelined to increase the running speed.Finally the fixed point parallel FIR filter is implemented in Altera's Stratix II field programmable gate array(FPGA).Compiling and deployment results show that the parallel FIR filters run at the sampling rate up to 2 GHz.
语种中文 ; 中文
内容类型期刊论文
源URL[http://hdl.handle.net/123456789/54458]  
专题清华大学
推荐引用方式
GB/T 7714
张维良,张彧,杨再初,等. 高速并行FIR滤波器的FPGA实现[J],2010, 2010.
APA 张维良.,张彧.,杨再初.,杨知行.,ZHANG Wei-liang.,...&YANG Zhi-xing.(2010).高速并行FIR滤波器的FPGA实现..
MLA 张维良,et al."高速并行FIR滤波器的FPGA实现".(2010).
个性服务
查看访问统计
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。


©版权所有 ©2017 CSpace - Powered by CSpace